小程序
公众号
注册/登录
试题搜索
用看的、听的学真题
study by eyes and ears.
2026中级数据库系统工程师培训报名
2026高级系统分析师培训报名
首页
系统分析师
第3章 计算机系统
真题列表
第3章 计算机系统
总题数:195题
【15】按照Cache地址映像的块冲突概率,从高到低排列的是
(15)
。
真题详情及解析
【14-15】计算机的存储系统采用分级存储体系的理论依据是
(14)
。目前,计算机系统中常用的三级存储体系是
(15)
。
真题详情及解析
【16】在计算机体系结构设计时,通常在CPU和内存之间设置小容量的Cache机制,以提高CPU数据输入输出速率。通常当Cache己存满数据后,新数据必须替换(淘汰)Cache中的某些旧数据。常用的数据替换算法包括
(16)
。
真题详情及解析
【16】Cache的替换算法中,
(16)
算法计数器位数多,实现困难。
真题详情及解析
【14-15】某计算机主存按字节编址,主存与高速缓存Cache的地址变换采用组相联映像方式(即组内全相联.组间直接映像).高速缓存分为2组,每组包含4块,块的大小为512B,主存容量为1MB。构成高速缓存的地址变换表相联存储器容量为
(14)
。每次参与比较的存储单元为
(15)
个。
真题详情及解析
【48-50】已知某高速缓存Cache采用组相联映象方式,即组间直接映象,组内全相联映象。假设主存容量为4096块,每块256字节,高速缓存包含32块,分8组,每组4块。高速缓存的地址变换表应包含
(48)
个存储单元;每个存储单元应能存放
(49)
位二进制数;每次参与相联比较的是
(50)
个存储单元。
真题详情及解析
【17】在Cache-主存层次结构中,主存单元到Cache单元的地址转换由
(17)
完成。
真题详情及解析
【16】为了解决CPU与主存速度不匹配的问题,通常采用的方法是
(16)
。
真题详情及解析
【17】Cache存储器一般采用
(17)
存储器件构成。
真题详情及解析
【18】在高速缓存(cache)-主存储器构成的存储系统中,
(18)
。
真题详情及解析
首页
上一页
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
下一页
末页
培训报名